ENCADERNAÇÃO EM CAPA MOLETerceira Edição - Edição dos autoresConheça o clássico livro de Eletrônica Digital escrito pelos autores, já em sua terceira edição ! Um curso completo universitário e profissional que aborda: Famílias Lógicas, Álgebra Booleana, Mapas de Karnaugh, Circuitos Combinacionais Clássicos, Circuitos Seqüenciais, Máquinas de Estados, Arquiteturas de Controladores, Linguagem VHDL para descrição de hardware, Projetos com FPGA e Máquinas Assíncronas. Edição dos Autores !!!Autores: Alexandre Mendonça e Ricardo Zelenonsky.Alexandre Mendonça é engenheiro eletrônico formado pelo IME, professor do IME, ex segundo vice-reitor do IME e doutor pela COPPE/UFRJ.Ricardo Zelenovsky é engenheiro eletrônico formado pelo IME, professor da UnB, ex professor do IME e doutor pela PUC/RJ.Ambos são especialistas em hardware de microcomputadores e juntos escreveram 13 livros, dentre eles "PC: um Guia Prático de Hardware e Interfaceamento", "Eletrônica Digital: Curso Prático e Exercícios" e "Arduino: Guia Avançado para Projetos".Capítulo 1: Introdução à Eletrônica Digital 1.1. Introdução ........................................................................................................... 3 1.2. Vantagens dos projetos Digitais .................................................................. 4 1.2.1. Projetos Orientados a Software ........................................................ 4 1.2.2. Fidelidade de Dados .......................................................................... 7 1.2.2.1 Condições Climáticas ............................................................... 7 1.2.2.2 Ajuste de Componentes ......................................................... 7 1.2.2.3 Envelhecimento ........................................................................ 8 1.3. Conceitos Básicos ............................................................................................. 8 1.3.1. Nível Lógico .............................................................................................. 8 1.3.2. Conjuntos de Níveis Lógicos ............................................................. 9 1.3.3. Circuito Integrado .................................................................................. 9Capítulo 2: Famílias Lógicas 2.1. Introdução ......................................................................................................... 13 2.2. Operação dos transistores Bipolares ........................................................ 13 2.3. Família RTL (Resistor-Transistor-Logic) ........................................................ 19 2.4. Família DTL (Diode-Transistor-Logic) ........................................................... 20 2.5. Família TTL (Transistor-Transistor-Logic) .................................................... 21 2.6. Família ECL (Emiter Coupled Logic) ............................................................ 23 2.7. Família CMOS (Complementary Metal Oxide Semiconductor) ............ 24 Capítulo 3: Álgebra Booleana 3.1. Introdução ......................................................................................................... 29 3.2. Funções de Variáveis Booleanas ............................................................... 31 3.3. Portas Lógicas e Tabelas-Verdades ........................................................... 33 3.4. Teoremas da Álgebra Booleana ................................................................. 38 3.5. Representação Numérica ............................................................................ 42 3.6. Soma Aritmética com Números Binários .................................................. 45 3.7. Números Negativos e Subtração ................................................................ 46 3.8. Exercícios Complementares ........................................................................ 50 3.9. Exercícios .......................................................................................................... 55Capítulo 4: Mapas de Karnaugh 4.1. Introdução ......................................................................................................... 61 4.2. Formato dos Mapas ...................................................................................... 62 4.3. Preenchimento dos Mapas .......................................................................... 63 4.4. Minimização por Soma de Produtos .......................................................... 64 4.5. Minimização por Produto de Somas .......................................................... 69 4.6. Irrelevâncias (Don’t Cares) ........................................................................... 72 4.7. Variáveis Introduzidas .................................................................................... 73 4.8. Circuitos Integrados de Portas Lógicas .................................................... 78 4.9. Laboratório: Display de 7 Segmentos ....................................................... 80 4.10. Exercícios ........................................................................................................ 83Capítulo 5: Circuitos Combinacionais Clássicos 5.1. Somadores ...................................................................................................... 91 5.2. Comparadores ............................................................................................. 98 5.3. Multiplexadores ........................................................................................... 113 5.4. Decodificadores ........................................................................................... 107 5.5. Codificador de Prioridade ....................................................................... 109 5.6. Buffers de 3 Estados ................................................................................... 112 5.7. Drivers em Coletor Aberto ......................................................................... 116 5.8. Exercícios ..................................................................................................... 118 Capítulo 6: Latches e Flip-Flops 6.1. Introdução ................................................................................................... 125 6.2. Latch SR e D ............................................................................................ 126 6.3. Flip-Flops D, SR, JK e T ........................................................................... 134 6.4. Projetos de Flip-Flops ............................................................................. 144 6.5. Considerações Sobre Temporização ................................................. 148 6.6. Integrados de Flip-Flops .................................................................... 152 6.7. Exercícios ............................................................................................... 156Capítulo 7: Máquinas de Estados Síncronas 7.1. Introdução ................................................................................................... 163 7.2. Modelos de Máquinas de Estados Síncronas .................................. 164 7.3. Análide de Máquinas Síncronas ............................................................ 165 7.4. Sobre Diagrama de Estados ......................................................... 170 7.5. Projeto de uma Máquina de Estados Seqüencial ............................ 171 7.5.1. Variáveis Introduzidas .................................................................. 179 7.5.2. Implementação Usando Flip-Flops JK ................................... 181 7.5.3. Estados Não Empregados ....................................................... 183 7.5.4. Simplificação do Projeto ..................................................... 186 7.5.5. Designação de Estados ............................................................ 187 7.6. Considerações Sobre as Entradas ............................................. 212 7.7. Exercícios .........................